Fix SDD delay for simulations at 20 MHz AM sampling (F. Prino)
authorprino <prino@f7af4fe6-9843-0410-8265-dc069ae4e863>
Fri, 22 Oct 2010 13:55:26 +0000 (13:55 +0000)
committerprino <prino@f7af4fe6-9843-0410-8265-dc069ae4e863>
Fri, 22 Oct 2010 13:55:26 +0000 (13:55 +0000)
ITS/AliITSsimulationSDD.cxx

index 9767f58..3c06b4d 100644 (file)
@@ -400,6 +400,7 @@ void AliITSsimulationSDD::HitsToAnalogDigits( AliITSmodule *mod ) {
   Int_t     nlookups   = simpar->GetGausNLookUp();       //
   Float_t   jitter     = simpar->GetSDDJitterError(); // 
   Float_t   trigDelay  = simpar->GetSDDTrigDelay(); // compensation for MC time zero
+  if(res->IsAMAt20MHz()) trigDelay+=12.5; // compensation for discretization step
   Float_t   timeZero=fDetType->GetResponseSDD()->GetTimeZero(fModule);
 
   // Piergiorgio's part (apart for few variables which I made float